芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?

学习 时间:2026-04-06 18:20:29 阅读:3874
芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?

最佳回答

激动的小甜瓜

明理的爆米花

2026-04-06 18:20:29

引脚悬空不用时,为了让他不产生(或接收)辐射影响电路正常工作状态,一般需要接上拉电阻或下拉电阻,接哪种还是不必接,由芯片生产厂商提供。接上拉电阻是接在电源上,接下拉电阻是接在地上。生产设计者希望该引脚悬空时为高电平,不影响其他引脚,就需要接上拉电阻;若引脚悬空时希望此脚为底电平,就需要接下拉电阻。若引脚悬空时为高、低电平都不影响芯片工作,则不需要接电阻。

最新回答共有2条回答

  • 生动的乌龟
    回复
    2026-04-06 18:20:29

    引脚悬空不用时,为了让他不产生(或接收)辐射影响电路正常工作状态,一般需要接上拉电阻或下拉电阻,接哪种还是不必接,由芯片生产厂商提供。接上拉电阻是接在电源上,接下拉电阻是接在地上。生产设计者希望该引脚悬空时为高电平,不影响其他引脚,就需要接上拉电阻;若引脚悬空时希望此脚为底电平,就需要接下拉电阻。若引脚悬空时为高、低电平都不影响芯片工作,则不需要接电阻。

上一篇 等差数列-1,2,5···的一个通项公式为

下一篇 这个圆形吸顶灯的灯泡怎么更换